RF子系统介绍
UC6580x-00芯片射频子系统实现了双频双通道架构,输入信号的频率范围为1166 MHz至1620 MHz。芯片接收到GNSS信号后,通过具有噪声消除技术的单端低噪声放大器(LNA)放大,然后送入射频增益模块进一步放大,从而降低了混频级的噪声系数要求。其中射频增益模块还提供单端到差分转换。在完成正交下混频转换之后,多个GNSS信号被分成两个通道。然后,分别对两个通道的I和Q信号进行低通滤波,并通过单独的可编程增益放大器(PGA)进行放大。再将两个通道的I和Q信号发送到高速ADC部分进行数据转换。
芯片射频子系统支持以下任一种模式配置:
- 双频L1 + L5
- 双频L1 + L2
- L1单频多系统。
LNA
LNA采用单级配置,需要外部匹配才能正常工作。建议增加外部LNA,以满足高性能要求的应用场景,外部LNA增益范围建议17 dB ~ 50 dB。在干扰复杂的环境下必需匹配外部SAW以抑制GNSS频带外的干扰。
射频增益模块
具备单端到差分转换的射频增益模块位于内部LNA后面,提供进一步放大以及从单端到差分信号的转换。
下混频器
有源正交下混频器首先将多路GNSS信号转换至中频信号,该阶段信号经下变频为两路IF信号。
中频低通滤波器
芯片内部集成I/Q低通滤波器,以滤除RF下变频后的带外噪声,提高RF系统的噪声性能。
AGC
芯片支持自动增益控制设计,收敛速度更快,计算成本更低。AGC增益控制单元依据RF系统所需的信号能量输出增益配置字,以控制射频数据链中各模块的增益配置。
PGA及ADC
芯片内部集成PGA(可编程增益放大器)及高速ADC。PGA由AGC增益控制单元配置增益值,保证RF输入信号能量在一定范围内变化时输出ADC的信号能量不变,从而保证高速ADC的输出不致饱和。高速ADC支持I/Q复采样信号输出。